> 2. PADS에서 Logic, Layout에서 회로도를 디자인할때 규칙은 무엇이 있습니까?
ex)전원선은 굵게, 라우팅 방법은 직각이 아닌 45도로 꺽어서 연결, 그라운드는 아래로향할 것 등등 이외의 모든 것!
>>>이런 규칙들 딱히 정해져 있는것이 아닙니다.
설계하시는 분들의 노하우 랄까요 이렇게 설계했을때 더 좋은 결과를
볼수 있기에 이런 방식을 사용하는 것 입니다.
> 3. ECO(Netlist Sending), OLE Connection, Send Netlist, ECO to PCB 은 어디에 사용합니까?
>>>ECO [ Engineer Chang Order ]
회로도에서 넘 긴 Netlist( 부품과 pin to pin 연결 정보)로 pcb layout 작업시
수정사항만 업데이트 시켜주는 기능입니다
> 5. DRC Check Point 란 어디에 사용하며 그 예를 3가지 정도 들어주세요~
>>>DRC [Design Rule Checking]
실시간으로 Design Rule 체크하면서 설계하겠다는 겁니다.
Design Rule 이란 ? PCB Board에 주는 어떤 제약 조건입니다.
예)특정 NET pattern 굵기를 1 mm 로 해라 든지..
PADS 에서의 DRC 모드는 4가지가 있습니다.
DRP>>Prevent errors>>설계시 디자인 룰 위반시 더이상 진행할수 없게 막아버림
DRW>>Warn errors>>설계시 디자인 룰 위반시 에러 메세지 보여줌
DRI>>Ignore clearance>>디자인 룰 중 clearance 룰만 무시함
DRO>>Off >> 실시간의 체크하는 기능을 사용하지 않음
등록된 댓글이 없습니다.